?
1
On non-standard fault models for logic digital circuits: si..
Fortschritt-Berichte VDI, Reihe 20, Rechnerunterstützte Verfahren ; 377;Berichte der GI/GMM/ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf
Copies:
Zentrale:Magazin 01.n.6597
?
2
Partial differential-algebraic models in chip design - ther..
Fortschritt-Berichte VDI, Reihe 20, Rechnerunterstützte Verfahren ; 391
Copies:
Zentrale:Magazin 01.n.7938
?
4
Untersuchungen zur Modellbildung und Anwendungen von Trench..
Fortschritt-Berichte VDI, Reihe 9, Elektronik/Mikro- und Nanotechnik ; 323
Copies: Zentrale;
?
5
Simulation von Verzögerungsfehlern in hochintegrierten Dig..
Fortschritt-Berichte VDI, Reihe 20, Rechnerunterstützte Verfahren ; 311;Berichte der GI/GMM/ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf
Copies: Zentrale;
?
6
Yield simulation for integrated circuits
Kluwer international series in engineering and computer science ; 33, VLSI, computer architecture and digital signal processing
Copies:
Zentrale:E02 a inf 110 sim/663